Bộ phân chia pha chuyển đổi CMOS tiêu thụ điện năng thấp cho thông tin liên lạc không dây 1.8–2.4 GHz

Analog Integrated Circuits and Signal Processing - Tập 56 - Trang 245-249 - 2008
Xiao Peng Yu1, Wei Meng Lim2, Manh Anh Do2, Xiao Lang Yan1, Kiat Seng Yeo2
1The Institute of VLSI Design, Zhejiang University, Yu Quan, People’s Republic of China
2School of Electrical and Electronic Engineering, Nanyang Technological University, Singapore, Singapore

Tóm tắt

Một bộ phân chia pha chuyển đổi chia bởi 31/32 với bộ đếm vòng đa pha chia bởi 4 đơn giản được trình bày. Bằng cách sử dụng đơn vị chia bởi 4 này, mức tiêu thụ điện năng thấp được đạt được trong khi vẫn duy trì khả năng hoạt động ở nhiều dải tần. Được chế tạo bằng công nghệ CMOS 0.18 μm tiêu chuẩn, bộ phân chia có thể hoạt động đúng từ 1.8 đến 3.1 GHz với mức tiêu tán dòng điện tối đa là 1.3 mA từ nguồn điện 1.8 V. Nó có thể bao phủ hầu hết các tiêu chuẩn thông tin liên lạc không dây trong băng tần 1.8/1.9 GHz và 2.4 GHz.

Từ khóa

#bộ phân chia pha #tiêu thụ điện năng thấp #kỹ thuật CMOS #thông tin liên lạc không dây #tần số 1.8–2.4 GHz

Tài liệu tham khảo

Pellerano, S., Levantino, S., Samori, C., & Lacaita, A. L. (2004). A 13.5-mW 5- GHz frequency synthesizer with dynamic-logic frequency divider. IEEE Journal of Solid-State Circuits, 39, 378–383. doi:10.1109/JSSC.2003.821784. Krishnapura, N., & Kinget, P. R. (2000). A 5.3-GHz programmable divider for HiPerLAN in 0.25-μm CMOS. IEEE Journal of Solid-State Circuits, 35, 1019–1024. Shu, K., & Sanchez-Sinencio, E. (2003). A 2.4-GHz monolithic fractional-N frequency synthesizer with robust phase-switching prescalar and loop capacitance multiplier. IEEE Journal of Solid-State Circuits, 38, 866–874. doi:10.1109/JSSC.2003.811875. Dehghani, R., & Atarodi, S. M. (2003). A low power wideband 2.6 GHz CMOS injection-locked ring oscillator prescaler. IEEE MTT-S International Microwave Symposium, 1, A145–A148. Ali Hajimiri (2001). Noise in Phase-Locked Loops. Southwest Symposium on Mixed-Signal Design, 1–6. Yu, X. P., Do, M. A., Ma, J. G., Yeo, K. S. (2006). A new phase noise model for TSPC based divider. IFIP International Conference on Volume Very Large Scale Integration, Nice, France, pp. 348–351. Molnar, A. (2007). Transistors and synapses: robust, low power analog circuits in CMOS radios and the rabbit retina, Phd Thesis, EECS Department, University of California, Berkeley, CA, USA, Spring 2007.